#### Arquitectura de Computadoras

(Cód. 5561) 1° Cuatrimestre 2018

Dra. Dana K. Urribarri DCIC - UNS

# Circuitos integrados

### Circuitos integrados

Circuito intergrado (IC) o chip:

Estructura de silicio (material semiconductor) que contiene los componentes electrónicos de compuertas digitales y elementos de almacenamiento.

Se monta en un contenedor de plástico o cerámica.

### Niveles de integración

A medida que mejor la tecnología, se incrementa la cantidad de compuertas que puede haber en un chip.

#### Small-scale integration (SSI)

Varias compuertas independientes en un chip. Menos de 10 compuertas.

#### Medium-scale integration (MSI)

 Realizan alguna función específica elemental (sumar). Entre 10 y 100 compuertas.

#### Large-scale integration (LSI)

 Incluye procesadores pequeños, memorias pequeñas y módulos programables. Entre 100 y 100.000 compuertas.

#### Very-large-scale integration (VLSI)

 Microprocesadores complejos o para procesamiento digital de señales (DSP). Más de 100.000 compuertas (cientos de millones).

### SSI: Bloques funcionales

- Decoder
- Encoder
- Multiplexor

#### Decoder

- Un código de *n* bits puede representar 2<sup>n</sup> elementos distintos.
- Decodificador de n a m

Convierte una entrada n bits en una salida m bits:  $n \le m \le 2^n$ 

- Genera 2<sup>n</sup> (o menos) minitérminos a partir de los n bits de entrada.
- La salida  $D_i$  es igual a 1 ( $D_j$  = 0  $\forall j \neq i$ ) si la entrada codifica el valor i.

### Decoder

Decoder 1 a 2

| A | $\mathbf{D_0}$ | $\mathbf{D}_1$ |
|---|----------------|----------------|
| 0 | 1              | 0              |
| 1 | 0              | 1              |

Decoder 2 a 4

| $\mathbf{A}_1$ | $\mathbf{A}_0$ | $\mathbf{D}_0$ | $\mathbf{D}_1$ | $\mathbf{D}_2$ | $\mathbf{D}_3$ |  |
|----------------|----------------|----------------|----------------|----------------|----------------|--|
| 0              | 0              | 1              | 0              | 0              | 0              |  |
| 0              | 1              | 0              | 1              | 0              | 0              |  |
| 1              | 0              | 0              | 0              | 1              | 0              |  |
| 1              | 1              | 0              | 0              | 0              | 1              |  |



Dana K. Urribarri AC 2018

### Encoder

- Realiza la función inversa del decoder.
- Tiene  $2^n$  entradas (o menos) y n salidas.

Encoder 8 a 3

| Inputs         |                |       |       |       |       | Output         | s     |                |                       |                       |
|----------------|----------------|-------|-------|-------|-------|----------------|-------|----------------|-----------------------|-----------------------|
| D <sub>7</sub> | D <sub>6</sub> | $D_5$ | $D_4$ | $D_3$ | $D_2$ | D <sub>1</sub> | $D_0$ | A <sub>2</sub> | <b>A</b> <sub>1</sub> | <b>A</b> <sub>0</sub> |
| 0              | 0              | 0     | 0     | 0     | 0     | 0              | 1     | 0              | 0                     | 0                     |
| 0              | 0              | 0     | 0     | 0     | 0     | 1              | 0     | 0              | 0                     | 1                     |
| 0              | 0              | 0     | 0     | 0     | 1     | 0              | 0     | 0              | 1                     | 0                     |
| 0              | 0              | 0     | 0     | 1     | 0     | 0              | 0     | 0              | 1                     | 1                     |
| 0              | 0              | 0     | 1     | 0     | 0     | 0              | 0     | 1              | 0                     | 0                     |
| 0              | 0              | 1     | 0     | 0     | 0     | 0              | 0     | 1              | 0                     | 1                     |
| 0              | 1              | 0     | 0     | 0     | 0     | 0              | 0     | 1              | 1                     | 0                     |
| 1              | 0              | 0     | 0     | 0     | 0     | 0              | 0     | 1              | 1                     | 1                     |

### Encoder

- Ambigüedades:
  - Solo una entrada puede tener valor 1.
    ¿Qué pasa cuando hay más de una entrada en 1? La salida dependerá de la implementación.
  - ¿Qué pasa cuando todas las entradas valen 0?
- Se establecen prioridades.

### Priority encoder

- Las entradas tienen diferentes prioridades.
- Agrega una salida que indica validez de la demás salidas.

| Inputs |       |                | Outputs        |                       |                |   |
|--------|-------|----------------|----------------|-----------------------|----------------|---|
| $D_3$  | $D_2$ | D <sub>1</sub> | D <sub>0</sub> | <b>A</b> <sub>1</sub> | A <sub>0</sub> | V |
| 0      | 0     | 0              | 0              | X                     | X              | 0 |
| 0      | 0     | 0              | 1              | 0                     | 0              | 1 |
| 0      | 0     | 1              | X              | 0                     | 1              | 1 |
| 0      | 1     | X              | X              | 1                     | 0              | 1 |
| 1      | Χ     | Χ              | Χ              | 1                     | 1              | 1 |

- Circuito combinacional que selecciona una de las entradas la mapea a la (única) salida.
- Generalmente, n líneas de selección que determinan cuál de las 2<sup>n</sup> entradas será la salida.







Dana K. Urribarri AC 2018



| S | Y       |
|---|---------|
| 0 | $I_0$   |
| 1 | $I_{1}$ |

| S | $\mathbf{I_0}$ | $I_1$ | Υ |
|---|----------------|-------|---|
| 0 | 0              | 0     | 0 |
| 0 | 0              | 1     | 0 |
| 0 | 1              | 0     | 1 |
| 0 | 1              | 1     | 1 |
| 1 | 0              | 0     | 0 |
| 1 | 0              | 1     | 1 |
| 1 | 1              | 0     | 0 |
| 1 | 1              | 1     | 1 |

|             | 6 <del>-3</del> |                                                                         |
|-------------|-----------------|-------------------------------------------------------------------------|
| $S_1$       | $S_0$           | Υ                                                                       |
| 0<br>0<br>1 | 0<br>1<br>0     | $egin{array}{c} \mathbf{I}_0 \ \mathbf{I}_1 \ \mathbf{I}_2 \end{array}$ |
| 1           | 1               | $\mathbf{I}_3$                                                          |

| $S_{_1}$ | $S_2$ | $I_0$ | l <sub>1</sub> | <b>l</b> <sub>3</sub> | <b>I</b> <sub>4</sub> | F |
|----------|-------|-------|----------------|-----------------------|-----------------------|---|
|          | 0     | 0     | 0              | 0                     | 0                     | 0 |
| 0        | 0     | 0     | 0              | 0                     | 1                     | 0 |
| 0        | 0     | 0     | 0              | 1                     | 0                     | 0 |
| 0        | 0     | 0     | 0              | 1                     | 1                     | 0 |
| 0        | 0     | 0     | 1              | 0                     | 0                     | 0 |
| 0        | 0     | 0     | 1              | 0                     | 1                     | 0 |
| 0        | 0     | 0     | 1              | 1                     | 0                     | 0 |
| 0        | 0     | 0     | 1              | 1                     | 1                     | 0 |
| 0        | 0     | 1     | 0              | 0                     | 0                     | 1 |
| 0        | 0     | 1     | 0              | 0                     | 1                     | 1 |
| 0        | 0     | 1     | 0              | 1                     | 0                     | 1 |
| 0        | 0     | 1     | 0              | 1                     | 1                     | 1 |
| 0        | 0     | 1     | 1              | 0                     | 0                     | 1 |
| 0        | 0     | 1     | 1              | 0                     | 1                     | 1 |
| 0        | 0     | 1     | 1              | 1                     | 0                     | 1 |
| 0        | 0     | 1     | 1              | 1                     | 1                     | 1 |

| $S_{_1}$ | $S_2$ | $I_0$ | I <sub>1</sub> | <b>l</b> <sub>3</sub> | <b>I</b> <sub>4</sub> | F |
|----------|-------|-------|----------------|-----------------------|-----------------------|---|
| 0        | 0     | 0     | *              | *                     | *                     | 0 |
| 0        | 0     | 1     | *              | *                     | *                     | 1 |
| 0        | 1     | *     | 0              | *                     | *                     | 0 |
| 0        | 1     | *     | 1              | *                     | *                     | 1 |
| 1        | 0     | *     | *              | 0                     | *                     | 0 |
| 1        | 0     | *     | *              | 1                     | *                     | 1 |
| 1        | 1     | *     | *              | *                     | 0                     | 0 |
| 1        | 1     | *     | *              | *                     | 1                     | 1 |
|          |       |       |                |                       |                       |   |

Dana K. Urribarri AC 2018

# Ejemplo

#### Implementar F usando un MUX 2 a 1

| Α | В | F |
|---|---|---|
| 0 | 0 | 1 |
| 0 | 1 | 0 |
| 1 | 0 | 0 |
| 1 | 1 | 1 |







**AC 2018** 

# Ejemplo

Implementar F con un MUX 2 a 1

| Α | В | С | F |
|---|---|---|---|
| 0 | 0 | 0 | 1 |
| 0 | 0 | 1 | 0 |
| 0 | 1 | 0 | * |
| 0 | 1 | 1 | 1 |
| 1 | 0 | 0 | 1 |
| 1 | 0 | 1 | 1 |
| 1 | 1 | 0 | 0 |
| 1 | 1 | 1 | 0 |
|   |   | ' |   |



# Ejemplo

Implementar F con un MUX 2 a 1

| D |                       | F                           |
|---|-----------------------|-----------------------------|
| Ь | C                     |                             |
| 0 | 0                     | 1                           |
| 0 | 1                     | 0                           |
| 1 | 0                     | *                           |
| 1 | 1                     | 1                           |
| 0 | 0                     | 1                           |
| 0 | 1                     | 1                           |
| 1 | 0                     | 0                           |
| 1 | 1                     | 0                           |
|   | 0<br>1<br>1<br>0<br>0 | 0 0 1 1 1 0 0 0 0 0 1 1 1 0 |





Dana K. Urribarri AC 2018

### Conexión directa de salidas

 Hay casos (implementación de los buses) en la que es deseable poder unir salidas.



- Para esto es necesario que uno de los niveles predomine sobre el otro para evitar:
  - Niveles de voltajes indefinidos
  - Daños en los circuitos

### Conexión directa de salidas

- Lógica Three state, Tristate, 3 state
- Open collector → Tecnología TTL
  - Open drain → Tecnología CMOS

#### Three state

- En las compuertas convencionales hay solo dos estados V<sub>H</sub> y V<sub>L</sub> que se corresponden con el 0 y 1 lógicos.
- El tercer estado es el estado de alta impedancia (Hi-Z) en el que
  - La lógica se comporta como un circuito abierto (desconectada)
  - El circuito conectado a la salida de la compuerta tristate no es afectado por la entradas a la compuerta.
- Disponible para cualquier tipo de compuerta.
  Común en buffers.

### Three state



| EN | IN | OUT  |  |
|----|----|------|--|
| 0  | X  | Hi-Z |  |
| 1  | 0  | 0    |  |
| 1  | 1  | 1    |  |

#### Three state

Los buffers three-state se puede conectar para generar una línea de multiplexado.



 La salida de una compuerta *Open Collector* puede tener dos valores:

$$V_L$$
 o Hi-Z.

- La salida de la compuerta OC se une a  $V_{cc}$  a través de una resistencia de *pull-up*.
- Si la salida de la compuerta es:
  - $V_L$ , entonces  $V_{OUT} = V_L$
  - Hi-Z, entonces  $V_{OUT} = V_{CC} (V_H)$ .



- Las salidas de varias compuertas Open Collector se unen a una misma resistencia de pull-up.
- Si la salida de alguna compuerta es V<sub>L</sub>, entonces V<sub>OUT</sub> = V<sub>L</sub>
- Si la salida de ninguna compuerta es  $V_L$  (la salida de todas las compuertas es Hi-Z),  $V_{OUT} = V_{CC}$  ( $V_H$ ).



 $S_1$ ,  $S_2$  y  $S_3$  son las salidas de las compuertas.



| S <sub>1</sub> | S <sub>2</sub> | S <sub>3</sub> | $V_{out}$ |
|----------------|----------------|----------------|-----------|
| $V_L$          | *              | *              | $V_L$     |
| *              | $V_L$          | *              | $V_L$     |
| *              | *              | $V_L$          | $V_L$     |
| Hi-Z           | Hi-Z           | Hi-Z           | $V_{H}$   |

- Si al menos una salida es V<sub>L</sub> (S<sub>1</sub> o S<sub>2</sub> o S<sub>3</sub> es V<sub>L</sub>)
  entonces V<sub>out</sub> = V<sub>L</sub>
- Si ninguna salida es  $V_L$  ( $S_1=S_2=S_3=Hi-Z$ ) entonces  $V_{out}=V_H$



# Bibliografía



• <u>Capítulo 3\* y 5\*.</u> Morris Mano, Kime & Martin. *Logic* and computer design fundamentals. Prentice Hall (5ta Ed. 2015)

#### Suplementaria

 <u>Apéndice B.</u> David A. Patterson & John L. Hennessy. Computer Organization and Design. The Hardware/Software Interface. Elsevier. (5ta Ed. 2014)

\* no completos

#### Arquitectura de Computadoras

(Cód. 5561) 1° Cuatrimestre 2018

Dra. Dana K. Urribarri DCIC - UNS

- Read Only Memory (ROM)
- Programmable Logic Array (PLA)
- Programmable Array Logic (PAL®)
- Field Programmable Gate Array (FPGA)

- No tienen una función lógica preestablecida
- Es posible controlar las conexiones o almacenar información para definir la lógica a implementar.
- Para poder ser usados necesitan ser programados: un procedimiento de hw que determina la función a implementar.

#### Tecnologías permanentes

#### Fusibles

 Inicialmente cerrados. Se queman con voltajes superiores a los normales y eso abre la conexión.

#### Antifusibles

 Inicialmente abiertos. Contienen un material no conductor que con voltajes elevados se funde y baja la resistencia cerrando la conexión.

#### Programación por máscara

 La realiza el fabricante durante las últimas fases del proceso de fabricación del chip. Dependiendo de la función a implementar, se realizan o no las conexiones sobre las capas de metal que sirven como conductoras en el chip.

#### Tecnologías reconfigurables

 Un dispositivo de almacenamiento de 1 bit que controla un transistor: si el bit está en 1, el transistor cierra el circuito. Si el bit está en 0, el transistor abre el circuito.

Es fácilmente reprogramable, pero necesita alimentación.

 Basada en transistores floating-gate (transistor que tiene una puerta flotante aislada en el interior) conectada de forma capacitiva. Como está aislada permite mantener la carga por largos períodos de tiempo.

Definición genérica de una función lógica







(a) Programmable read-only memory (PROM)





(c) Programmable logic array (PLA) device

Dana K. Urribarri AC 2018

#### **ROM**

No volátil y permanente.



- Permite especificar completamente n funciones de k entradas.
- Tamaño:  $2^k \times n$  bits

#### ROM

- Una ROM de  $2^k$  x *n* tendrá internamente un decoder de *k* a  $2^k$  y *n* compuertas OR.
- Cada OR tendrá 2<sup>k</sup> entradas conectadas de manera programable a cada salida del decoder.

programables ROM de 32x8: 32 palabras de 8 bits cada una. 5 líneas de 5-to-32entrada y decoder 8 líneas de salida. 28  $I_4$  -30 31

OR de 32 entradas

37

### **ROM**

- Dependiendo de la tecnología de programación:
  - ROM → programación por máscara
  - PROM → programación por fusible o antifusible
  - EPROM → tecnología que usa transistores floatinggate. Programable electrónicamente y borrable con luz ultravioleta.
  - EEPROM → tecnología que usa transistores floatinggate. Programable y borrable electrónicamente.
  - Memoria FLASH → Mejora de la EEPROM.

#### PLA

- Similar a la ROM
- No genera todos los posibles minitérminos.
- El decoder se reemplaza por un arreglo de AND que se pueden programar para generar términos productos.
- Los términos productos se conectan selectivamente a compuertas OR para generar la función requerida.
- Tamaño: cantidad de conexiones disponibles



Tamaño: (nro entradas + nro de salidas) × nro términos producto

#### PLA



#### PAL®

- Similar al PLA pero no tan flexible.
- El plano de AND es programable.
- El plano de OR es fijo.
- Los minitérminos no se pueden compartir entre múltiples salidas.



#### **FPGA**

- Interconectan elementos básicos para lograr funcionalidad más avanzada.
  - Bloques de lógica programable
  - Interconexiones programables entre los bloques
  - Pines de entrada/salida programables
- Adicionalmente, bloques de lógica dedicada:
  - Memorias
  - Unidades aritmético/lógicas
  - Microprocesadores

### **FPGA**

# Conceptualmente: un arreglo 2D de celdas con posibles interconexiones entre ellas.

- Las celdas consisten de tablas de lookup (LUT): una pequeña cantidad de lógica y RAM.
- Configurar el FPGA requiere configurar los pines de entrada, los bloques de lógica programable, el conexionado entre los bloques, y los pines de salida.



# Bibliografía



• <u>Capítulo 3\* y 5\*.</u> Morris Mano, Kime & Martin. *Logic* and computer design fundamentals. Prentice Hall (5ta Ed. 2015)

#### Suplementaria

 <u>Apéndice B.</u> David A. Patterson & John L. Hennessy. Computer Organization and Design. The Hardware/Software Interface. Elsevier. (5ta Ed. 2014)

\* no completos